orcaD capture是一款PCB原理圖輸入工具,為用戶提供一個優(yōu)秀的設(shè)計環(huán)境,可以幫助用戶進行原理圖的設(shè)計和調(diào)整,是一款非常好用的軟件,有PCB原理圖繪制需求的用戶快來下載看看吧。
軟件介紹
orcaD capture是一款界面簡潔大方且功能豐富的PCB原理圖輸入工具,內(nèi)置設(shè)置,人性化的設(shè)計理念,為用戶提供完整的、可調(diào)整的原理圖設(shè)計方法,能夠有效應(yīng)用于PCB的設(shè)計創(chuàng)建、管理和重用。軟件還支持將原理圖設(shè)計技術(shù)和PCB布局布線技術(shù)相結(jié)合,是一款非常順心應(yīng)手的軟件。
軟件特色
快速,直觀的設(shè)計輸入提供了完善的原理圖編輯工具
層次設(shè)計功能和拼接式設(shè)計功能提高了復(fù)雜圖紙的設(shè)計效率
高度整合的元件信息管理系統(tǒng)(CIS)構(gòu)建的優(yōu)選元件庫,可以加快原理圖設(shè)計進程,降低項目成本
便于查找元器件,并與MRP、ERP、PDM數(shù)據(jù)庫實現(xiàn)高度集成
Cadence ActiveParts為用戶提供了200多萬個元件庫,便于靈活選擇各種設(shè)計元件
使用說明
OrCAD Capture CIS快速上手教程
安裝好軟件后,安裝點擊如下圖所示的Design Entry CIS。
在彈出的界面中點擊File->New->Design
注意:Project和Design的區(qū)別是一個Project可以包含很多的Design, 我們在使用中一般選擇Design。
在彈出的對話框中選擇你保存你的設(shè)計,然后點擊OK, 就會彈出如下圖所示的設(shè)計界面。
對一個新的設(shè)計,首先應(yīng)該是選擇設(shè)計的圖紙的大小,在正旗通信,都用B號圖紙。
好了,在新彈出的對話框中,你可以右鍵圖中的SCHEMATIC1, 在彈出的下拉單中選擇New Page, 然后重命名,你可以根據(jù)設(shè)計的需要設(shè)計Page 的數(shù)量。
軟件功能
1. Capture CIS設(shè)計過程
2. Capture CIS操作環(huán)境
Capture CIS有三個主要工作窗口:
管理視窗:管理與原理圖相關(guān)的一系列文件,相當(dāng)于資源管理器
Schematic窗口:原理圖窗口,相當(dāng)于一張圖紙
信息查看窗口(Session Log):用于顯示相關(guān)操作的提示或出錯信息
3. Capture設(shè)計參數(shù)設(shè)置
Capture的環(huán)境參數(shù)包括:系統(tǒng)屬性及設(shè)計模板兩大類。
系統(tǒng)屬性包括(Options->Preferences):
Colors/Print:color setting
Grid Display:set grid display mode
Pan and Zoom:設(shè)置放大與縮小的倍數(shù)
Select:select mode setting
Miscellaneous:others setting such as Line Style
Text Editor:set something about text editor
系統(tǒng)設(shè)計模板參數(shù)包括(Options->Design Template):
Fonts:set all kinds of font
Title Block:標(biāo)題欄內(nèi)容的設(shè)定
Page Size:要繪制的圖紙大小
Grid Reference:邊框的設(shè)定與顯示
Hierarchy:設(shè)置階層的屬性
我們都是用B號圖紙,所以這個基本不會重新設(shè)置。
4. 開始繪制電路圖
新建Design后,進入Schematic窗口,則在窗口右邊會出現(xiàn)的工具欄
4.1 Place part(放置器件)
在Capture CIS中,找元器件非常的方便,可以很容易查找并調(diào)出使用。點擊Place part快捷按鈕或點擊Place->Part將調(diào)出如下對話框:
點擊Part Search…按鈕,調(diào)出下面的器件搜索對話框:
4.2 連線及放置數(shù)據(jù)總線(Place wire or bus)
點擊Place wire(或place bus)按鈕進入連線(或放置數(shù)據(jù)總線)狀態(tài),此時鼠標(biāo)變成十字形,移動鼠標(biāo),點擊左鍵即可開始連線(或放置數(shù)據(jù)總線)。連線時,在交叉而且連接的地方會有一個紅點提示,如果你需要在交叉的地方添加連接關(guān)系,點擊place junction,把鼠標(biāo)移動到交叉點并點擊左鍵即可。放置數(shù)據(jù)總線后,點擊place bus entry按鈕放置數(shù)據(jù)總線引出管腳,管腳的一端要放在數(shù)據(jù)總線上。
4.3 放置網(wǎng)絡(luò)名稱(place net name)
點擊place net alias按鈕,調(diào)出place net alias對話框,在alias對話框中輸入要定義的名稱,然后點擊OK退出對話框,把鼠標(biāo)移動到你要命名的連線上,點擊鼠標(biāo)左鍵即可。
注意:數(shù)據(jù)總線與數(shù)據(jù)總線的引出線一定要定義網(wǎng)絡(luò)名稱。
4.4 放置電源和地(place power or GND)
點擊Place Power(或Place GND),調(diào)出如下對話框:
4.5 放置端口與分頁圖紙間的接口
點擊Place Hierarchical Port(或place Off-page connector)放置端口(或分頁圖紙間的接口),調(diào)出如下對話框:
對于端口,不同端口之間的區(qū)別在于其類型的不同,它的類型可以從它的TYPE屬性中得知,雙擊端口或選中端口并點擊右鍵在彈出菜單中選擇Edit Properties,調(diào)出如下窗口:
4.6 添加文字(Place Text)
點擊Place Text…按鈕,系統(tǒng)彈出如下對話框:
5. 原理圖繪制后續(xù)處理
原理圖繪制好之后,接下來就是對電路圖進行DRC檢測,生成網(wǎng)表及材料清單。
注意:對原理圖進行后續(xù)處理,在Capture中必須切換到專案管理窗口下,并且選中*.DSN文件。
5.1 DRC檢測(Design Rules Check)
點擊DRC檢測按鈕或(Tools->Design Rules Check),調(diào)出如下設(shè)置對話框:
orcad中 capture CIS 與capture有什么區(qū)別
CIS (Component Information System)是元器件信息管理系統(tǒng) 在CIS模塊,不但有助于元器件的使用和庫存實施高效管理,而且還具有互聯(lián)網(wǎng)元器件助理ICA(Internet Component Assistant) 功能,可以在設(shè)計電路圖過程中,通過Internet,從而指定網(wǎng)點提供的元器件數(shù)據(jù)庫查閱元器件,從而可以將查到的元器件應(yīng)用到電路設(shè)計中去,或添加到 OrCAD符號庫中去。
快捷鍵
原理圖頁面編輯
CTRL+A 全選所有
B 放置總線BUS
E 放置總線BUS的分支Entry
F 放置電源符號
G 放置GND符號
J 放置連接點
N 放置網(wǎng)絡(luò)別名
P 放置元件(從元件庫)
T 放置文本Text
W 放置電氣連線
Y 放置圖形連線
X 放置無連接符號
原理圖頁面及元件庫編輯
R 旋轉(zhuǎn)
H 水平鏡像
V 垂直鏡像
I 放大
O 縮小
C 以鼠標(biāo)指針為中心
E 放置總線BUS的分支Entry;結(jié)束連線、BUS、圖形連線
F4 重復(fù)操作
CTRL+F 查找
CTRL+G GO TO
CTRL+Y 恢復(fù)
CTRL+Z 撤銷
CTRL+E 編輯屬性
CTRL+T 吸附格點設(shè)置切換
CTRL+C 復(fù)制
CTRL+V 粘貼
CTRL+P 打印
CTRL+S 保存
CTRL+T 光標(biāo)對齊網(wǎng)格(開啟/關(guān)閉)
CTRL+Iniser 強行復(fù)制
SHIFT+Iinser 強行粘貼
CTRL+UP ARROW 向上移動5個grids
CTRL+DOWN ARROW 向下移動5個grids
CTRL+LEFT ARROW 向左移動5個grids
CTRL+RIGHT ARROW 向右移動5個grids
PAGE UP 頁面最上端
PAGE DOWN 頁面最上端
CTRL+PAGE UP 頁面最左端
CTRL+PAGE DOWN 頁面右端
元件庫編輯(繪圖)
CTRL+B 跳轉(zhuǎn)至前一個part
CTRL+N 跳轉(zhuǎn)至后一個part
怎么導(dǎo)出網(wǎng)絡(luò)表
1、首先我們打開自己編譯過的原理圖,在原理圖中選擇工程文件。
2、點擊【tools】選擇【Create Netlist】,打開窗口
3、在彈出的窗口中點擊【PCB Editor】,然后選擇網(wǎng)絡(luò)表的導(dǎo)出位置。
4、接下來我們打開Allegro,新建一個PCB,并選擇PCB的保存位置
5、點擊【File】,選擇【Import】,然后尋找【Logic】項,勾選下圖中的內(nèi)容。
6、選擇網(wǎng)表的路徑,點擊OK。
7、點擊【Import Cadence】導(dǎo)入網(wǎng)表。
更新內(nèi)容
1、修復(fù)了軟件BUG
2、加入了更新的新功能
3、優(yōu)化了電路圖繪制流程
4、原理圖繪制后續(xù)進行調(diào)整
相關(guān)版本
下載地址
裝機必備軟件
網(wǎng)友評論